核心職責?
1、系統設計與開發?
①負責雷達信號處理系統的FPGA架構設計、邏輯開發及算法移植,包括數字下變頻(DDC)、脈沖壓縮、動目標檢測(MTD)等模塊的優化實現?;
②主導Matlab/Simulink算法仿真與驗證,完成資源評估及FPGA硬件適配,確保實時性與低功耗需求?。
2?、接口與通信開發?
①設計高速數據接口(如JESD204B、DDR3/DDR4、RapidIO)及FPGA與DSP間的實時通信協議,支持雷達系統多模塊協同工作?12;
②解決硬件電路與邏輯設計的時序沖突,優化信號完整性和系統穩定性?34。
?③文檔與測試支持?
④編寫FPGA設計文檔(接口定義、測試方案、時序報告)及算法實現說明,參與系統聯調聯試?;
⑤支持外場試驗,分析雷達數據并優化算法參數,提升目標檢測與跟蹤精度?
3、技術攻關與維護?
①針對雷達對抗、電子偵察等場景開發干擾抑制算法,優化FPGA資源占用率及處理延遲?;
②協助硬件團隊完成電路調試,提供FPGA固件升級及故障排查支持?。
1?:專業技能?:
精通Verilog,熟練使用Vivado、Modelsim、matlab等工具鏈?;
熟悉雷達信號處理理論(如CFAR檢測、PDW參數測量)及數字通信系統鏈路仿真?;
具備星載設備開發經驗者優先。
做過DAC ADC 高速接口的。
2?:協作要求?:
能獨立完成算法到硬件的全流程開發,并與軟硬件團隊高效協作?